2008年春季英特尔信息技术峰会的第一天,英特尔发布了大量的关于未来1-2年内服务器相关的重要信息——不但有6核心的Xeon处理器,也有4核Itanium处理器的详细信息。同时,还在继续推动着SSI行业开放型刀片标准的进程,并且描绘着未来mega数据中心的灵魂,具有TeraFLOPS性能的Intel多核处理器的未来蓝图。
全新理念的Nehalem

自从确立了“Tick-Tock”产品开发战略之后,英特尔一直严格的履行着其诺言。英特尔在2008年春季信息技术峰会上在此明确了会在今年下半年推出代号Nehalem的微架构的45nm处理器产品,明年将会将制程技术提升到32nm,代号Sandy Bridge的微架构也开始出现在公众视线内。

同Penry所采用的策略类似,英特尔也计划将Nehalem所使用的微架构应用于从移动平台到PC平台和服务器平台。而根据英特尔已经公布的信息来看,Nehalem是一款具有“动态和可扩展”微架构设计的产品,虽然还是基于Core微架构而来,但是同以往的英特尔处理器产品在设计理念上有很大不同。利用Nehalem模块化设计,英特尔根据移动平台、PC平台和服务器平台应用的需求不同,来调整核心、内存通道、QPI链路、缓存容量、内存类型、电源管理和整合图形控制器等功能来塑造不同的产品线。

放弃了英特尔使用多年的前端总线结构,是Nehalem处理器最引人瞩目的改变。Nehalem处理器整合了内存控制器——这意味着系统的内存带宽会随着处理器数量的变化而变化。每个处理器可支持3通道DDR3内存,最高可支持DDR3-1333内存,双路服务器最高可得到64GB/s的内存带宽。可支持RDIMM和UDIMM,不排除未来的产品会支持更多的内存通道、内存容量。
Nehalem引入了全新的Intel QuickPath Interconnect(QPI)点对点互连总线。从上图可以看出,系统内处理器两两之间可以直接使用QPI通讯,处理器同IOH之间也是采用QPI通讯(每IOH可支持两个处理器)。QPI每方向带宽为6.4GT/s,双向链路可达12.8GT/s。
目前英特尔将Nehalem平台笼统的称为Nehalem-EP平台,服务器平台所采用的芯片(组)代号可能为Tylersburg EP,PC平台的芯片(组)代号可能为Ibexpeak。

Nehalem处理器的每个核心具有32KB L1数据缓存和32KB L2指令缓存,此外还有256KB L2缓存——这一点同现在的Core微架构非常的不同,不再是两个核心共享一个L2缓存。Nehalem中所有的核心共享L3缓存,根据处理器型号不同L3缓存容量最大为8MB,而L3缓存为非独占式,并且采取了一系列的技术确保缓存一致性。
期待精彩第二天
2008年春季英特尔信息技术峰会的第一天,英特尔带给了我们不少的惊喜。IT168派出了前所未有的报道团队对于这一IT盛世进行报道,请广大读者密切关注。点击下面的Banner可以让你“亲临”2008年春季英特尔信息技术峰会现场。